Abbrevation
ZuE 2017 Zuverlässigkeit und Entwurf
City
Cottbus
Country
Germany
Deadline Paper
Start Date
End Date
Abstract

<span style="font&#8211;size: 9&#046;0pt;font&#8211;family: Arial , sans&#8211;serif;color: black;">Die Entwurfstechnologie für komplexe Hardware&#8211;/Software&#8211;Systeme steht vor neuen Herausforderungen, z&#046; B&#046; durch autonom operierende Fahrzeuge und das „Internet der Dinge“&#046; Sie muss nicht nur die zuverlässige Funktion von „Cyber&#8211;Physikalischen Systemen“ gewährleisten, wozu in stark zunehmendem Maße auch Aspekte der Sicherheit gehören, sondern oftmals auch eine abgesicherte Funktion unter unvorhergesehenen Fehlerbedingungen beispielsweise durch „error resilience“ über alle Systemebenen vorsehen, und dies oft auch noch in engen Grenzen bei der zulässigen Verlustleitung&#046; Dabei spielt die enge Integration von Sensoren, Aktoren, analoger und digitaler Hardware und Software eine entscheidende Rolle, auch und gerade im Hinblick auf Anwendungen im Bereich „Industrie 4&#046;0“&#046; Die Fachtagung „Zuverlässigkeit und Entwurf“ (ZuE) 2017 in Cottbus, organsiert mit Unterstützung der Kooperationsgemeinschaft Rechnergestützter Schaltungs&#8211; und Systementwurf (RSS) der ITG/GMM/GI, versucht Wege zur Beherrschung dieser Herausforderungen aufzuzeigen&#046; Dabei sind Beiträge aus Universitäten und Forschungseinrichtungen genauso erwünscht wie Einreichungen aus der Industrie&#046;</span> <p class="MsoNormal"><span style="font&#8211;size: 9&#046;0pt;font&#8211;family: Arial , sans&#8211;serif;color: black;"><br>Zu den folgenden Themen und auch verwandten Bereichen laden wir ein, Beiträge aus Wissenschaft und industrieller Praxis einzureichen:<br>&#8211; Robuster Entwurf und Fertigungsschwankungen<br>&#8211; Zuverlässigkeit und Fehlertoleranz<br>&#8211; Synthese für Zuverlässigkeit und Ausbeute<br>&#8211; Heterogene Multi&#8211;Domain Systeme<br>&#8211; Methoden für die Systemintegration (2,5 und 3D&#8211;Layoutentwurf)<br>&#8211; Anforderungen zuverlässiger Systeme<br>&#8211; Test komplexer und heterogener Systeme<br>&#8211; Systemzuverlässigkeit beim Hardware/Software&#8211;Codesign<br>&#8211; HW/SW&#8211;Integration<br>&#8211; Sicherheit eingebetteter und verteilter HW/SW&#8211;Systeme<br>&#8211; Neue Bauelemente und Technologien<br>&#8211; Verfügbarkeitsgarantien bei Degradation<br>&#8211; Architekturen für Multiprozessorsysteme<br>&#8211; Entwurf und Verifikation von analogen und gemischt analog/digitalen Schaltungen<br>&#8211; Analoge Schaltungstechniken für neue Technologien<br>&#8211; Seitenkanalangriffe<br></span></p><p class="MsoNormal"><span style="font&#8211;size: 9&#046;0pt;font&#8211;family: Arial , sans&#8211;serif;color: black;"><br></span></p>